电气工程论文网


  • 首页|
  • 自动化毕业论文|
  • 电子机电毕业论文|
  • 电子通信论文|
  • 电气工程论文|
  • 电子信息工程|
  • 电气工程原创论文|
  • 电气工程免费论文|
原创毕业论文 → 电气工程专业原创毕业论文   现成毕业论文范文 → 电气工程专业毕业论文范文

论文降重

当前位置:电气工程论文网 -> 电子信息工程论文下载 -> AT89S51上实现数字钟计时设计

AT89S51上实现数字钟计时设计

本文ID:LW18299 字数:13589,页数:38

论文编号:DZXX293  论文字数:13589,页数:38

摘要
 单片微型计算机(单片机)自问世以来,因其小巧灵活、成本低、控制能力强、易于产品化等优势,在社会各领域中得到广泛的应用。随着社会发展,单片机芯片在速度、规模、性能等指标方面面临着新的挑战。与此同时,可编程逻辑器件向着高密度,高速度,低价格方向的发展,特别是VHDL、VerilogHDL等硬件描述语言改革了传统的数字系统的描述方法和设计方法。软件实现硬件化、硬件实现软件化、用户自制大规模和超大规模集成电路等过去被认为是梦想的事情而今都成为了现实。
   本课题是利用资源丰富、控制灵活及良好人机对话功能的AT89S51单片机和具有内部结构重组、复杂可编程的CPLD芯片结合起来,实现了数字钟计时功能。采用C语言编写单片机的计时功能并将其数值送给CPLD。VerilogHDL语言完成接受单片机送来的数据并把该数据送LED数码管显示。这样对于单片机而言,LED时钟就完全相当于静态LED,达到了节约单片机的资源、减少了单片机的软件开销。
 
 关键字:复杂可编程器件,VerilogHDL语言,单片机,数字钟

ABSTRACT
 Microcomputer (SCM) is widely used in the various areas because of its compact flexible, low cost, strong ability to control, easy using for product. Along with social development, the speed, size, performance indicators of SCM is facing new challenges. Meanwhile, the programmable logic device toward high density, high speed, low price of development, particularly the hardware description language such as VHDL, VerilogHDL has brought a reform of the traditional digital system description and design methods. Users made large and ultra-large-scale integrated circuits, etc. over and the dream is that things have now become a reality.
  The topic is the use of rich resources, control of flexible man-machine dialogue and good function of SCM and minicomputer with internal restructuring. complex programmable chip CPLD is the perfect combination to achieve a digital clock timing. Using the C language function SCM time given its numerical CPLD. Verilog HDL completed accept SCM data sent and the digital data sent LED Display. For the microcontroller, LED clock completely equivalent static LED, SCM achieve the savings achieved savings MCU resources and reduce the SCM software spending.

Keywords: CPLD,VerilogHDL language,single-chip microcomputer (SCM),digital clock

目录
 
摘要 I
ABSTRACT II
第一章 课题与开发工具介绍 1
1.1 课题综述 1
1.1.1 单片机及可编程逻辑器件概述 1
1.1.2 课题意义及设计方法 1
1.2 软件工具 3
1.2.1 MAXPLUS II 3
1.2.2 Verilog HDL硬件描述语言 4
1.2.3 CPLDDN下载软件 6
1.3 硬件工具 7
1.3.1 KHF-4型CPLD实验/开发系统简介 8
1.3.2 TOP851V5编程器 10
第二章 单片机的系统设计 12
2.1 AT89S51单片机基本介绍 12
2.2 AT89S51上实现数字钟计时设计 14
2.2.1 实现数字钟计时的基本方法 14
2.2.2 程序流程 15
2.3 数字钟计时程序设计(c51) 16
第三章 CPLD的系统设计 21
3.1 CPLD的介绍 21
3.2 Verilog HDL语言程序设计 23
第四章 编程下载及调试 29
4.1 下载 29
4.2 调试 30
4.2.1 管脚分配 30
4.2.2 系统联调出现的问题和解决方法 31
第五章 总结 34
第六章 致谢 35
参考文献 36

下载地址 WORD格式全文下载链接(充值:128元)

AT89S51上实现数字钟计时设计相关论文
论文人工降重

本论文《AT89S51上实现数字钟计时设计》在电子信息工程论文下载栏目,由电气工程论文网整理,转载请注明来源 www.dqlunwen.top 更多论文,请点电气工程论文查看
上一篇:CM320240液晶模块的驱动软件设计 下一篇:常规心电图像格式化输出程序设计
点击查看关于 AT89S51 实现 数字 计时 设计 的相关论文题目 2011-04-10 08:45:34【返回顶部】
联系方式

相关栏目

光机电应用技术
机电一体化
应用电子技术
电子信息工程技术
自动化免费论文
自动化专业毕业论文
电子专业免费论文
电子机电毕业论文
电气工程免费论文
测控技术与仪器
电气工程原创论文
电子通信论文
电气自动化开题
电子机电开题报告
电子通信免费论文
PLC相关外文翻译
电子机电信息外文翻译
电子通信外文翻译
联系方式
电子信息工程论文下载
电气工程论文下载


联系方式


电气工程论文网提供电气工程论文范文,电气工程毕业论文,网站永久域名www.dqlunwen.top 

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2022 电气工程论文网 版权所有