电气工程论文网


  • 首页|
  • 自动化毕业论文|
  • 电子机电毕业论文|
  • 电子通信论文|
  • 电气工程论文|
  • 电子信息工程|
  • 电气工程原创论文|
  • 电气工程免费论文|
原创毕业论文 → 电气工程专业原创毕业论文   现成毕业论文范文 → 电气工程专业毕业论文范文

论文降重

当前位置:电气工程论文网 -> 电子机电毕业论文 -> 基于VHDL数字频率计的设计与仿真

基于VHDL数字频率计的设计与仿真

本文ID:LW1038 字数:8993,页数:36
基于VHDL数字频率计的设计与仿真

论文编号:JD133  字数:8993,页数:36

摘 要
VHDL(Very High Speed Integrated Circuit Hardware Description Language,超高速集成电路硬件描述语言)诞生于1982年,是由美国国防部开发的一种快速设计电路的工具,目前已经成为IEEE(The Institute of Electrical and Electronics Engineers)的一种工业标准硬件描述语言。相比传统的电路系统的设计方法,VHDL具有多层次描述系统硬件功能的能力,支持自顶向下(Top to Down)和基于库(LibraryBased)的设计的特点。
本数字频率计是一种以VHDL(硬件描述性语言)为基础采用自顶而下设计方法实现的。该设计要能测量方波信号频率的频率计,测量结果用4位十进制数表示,频率测量范围分为四档,并用数码显示管显示其频率;同时设置了一个量程状态显示信号,在超出最大量程时报警。

关键字:VHDL语言,数字频率计, EDA技术,QUARTUSⅡ

 


Abstract
VHDL (Very High Speed Integrated Circuit Hardware Description Language, high-speed integrated circuit HDL) was born in 1982, is from the U.S. Department of Defense developed a fast circuit design tools, has now become the IEEE (The Institute of Electrical and Electronics Engineers) an industry-standard hardware description language. Compared to the traditional system of circuit design, VHDL description of a multi-level system hardware features the ability to support top-down (Top to Down) and based on the (LibraryBased) the design characteristics.
This is a digital frequency of the VHDL (hardware description language) based on a top-down design methods to realize. The design must be able to measure the frequency square-wave frequency of measurement results with four decimal number, frequency range is divided into Sidang and digital display shows the frequency at the same time set up a status display signal range in excess of the largest Alarm at the range.

Keywords: VHDL language,Digital frequency meter, EDA technology, QUARTUSⅡ

 

目 录
摘要 .....................................................................I
Abstract .................................................................Ⅱ
1 EDA、VHDL简介............................................................1
1.1 EDA技术................................................................1
1.2 硬件描述语言——VHDL ..................................................1
1.2.1 VHDL的简介.......................................................... 1
1.2.2 VHDL语言的特点 ......................................................2
1.2.3 VHDL的设计流程 ......................................................2
2.数字频率计的设计方案与功能实现 ..........................................4
2.1 数字频率计的基本原理...................................................4
2.2 数字频率计各模块的设计.................................................4
2.2.1 分频模块.............................................................5
2.2.2 主控模块 ............................................................6
2.2.3 寄存器模块.......................................................... 9
2.2.4 七段译码模块 .......................................................11
2.2.5 动态扫描模块 .......................................................12
2.2.6 数据选择器模块......................................................13
2.2.7 五进制计数分频模块 .................................................14
2.2.8 数字频率计总的原理图 ...............................................15
3 系统仿真 ...............................................................17
3.1 分频器模块仿真 .......................................................17
3.2 主控模块仿真..........................................................17
3.3 寄存器模块仿真 .......................................................19
3.4 七段译码显示模块仿真 .................................................19
3.5 数据选择器模块的仿真 .................................................20
3.6 动态扫描模块的仿真 ...................................................20
3.7 数字频率计总系统仿真 .................................................21
4 硬件仿真................................................................23
总结 .....................................................................24
致谢.....................................................................25
参考文献 .................................................................26
附录 .....................................................................27

下载地址 WORD格式全文下载链接(充值:118元)


基于VHDL数字频率计的设计与仿真......
论文人工降重
本论文《基于VHDL数字频率计的设计与仿真》在电子机电毕业论文栏目,由电气工程论文网整理,转载请注明来源 www.dqlunwen.top 更多论文,请点电气工程论文查看
上一篇:多功能数字钟电路设计 课程设计 下一篇:基于单片机的智能电子负载系统设计

点击查看关于 基于 VHDL 数字频率计 设计与仿真 的相关论文题目 2009-06-09 16:25:18【返回顶部】
联系方式

相关栏目

光机电应用技术
机电一体化
应用电子技术
电子信息工程技术
自动化免费论文
自动化专业毕业论文
电子专业免费论文
电子机电毕业论文
电气工程免费论文
测控技术与仪器
电气工程原创论文
电子通信论文
电气自动化开题
电子机电开题报告
电子通信免费论文
PLC相关外文翻译
电子机电信息外文翻译
电子通信外文翻译
联系方式
电子信息工程论文下载
电气工程论文下载


联系方式


电气工程论文网提供电气工程论文范文,电气工程毕业论文,网站永久域名www.dqlunwen.top 

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2022 电气工程论文网 版权所有