电气工程论文网


  • 首页|
  • 自动化毕业论文|
  • 电子机电毕业论文|
  • 电子通信论文|
  • 电气工程论文|
  • 电子信息工程|
  • 电气工程原创论文|
  • 电气工程免费论文|
原创毕业论文 → 电气工程专业原创毕业论文   现成毕业论文范文 → 电气工程专业毕业论文范文

论文降重

当前位置:电气工程论文网 -> 电子机电毕业论文 -> 基于FPGA的数字通信系统

基于FPGA的数字通信系统

本文ID:LW1216 字数:19521,页数:63
基于FPGA的数字通信系统

论文编号:JD167    字数:19521,页数:63

摘  要

本设计实现多路数据时分复用和解复用系统。设计分为发端和收端,以FPGA作为主控核心。发端系统有三路并行数据输入:A/D转换数据,拨码开关1路和拨码开关2路。这三路数据在FPGA的控制下作为串行码分时输出。发端FPGA包括分频模块、复用模块和电压显示模块。在收端,串行数据进入FPGA,并由FPGA提取位时钟,识别帧同步并解复用发端打包的三路码。收端的FPGA包括数字锁相环模块、解复用模块和电压显示模块。发端FPGA输入有三路8-bit数据:第一路为A/D数据、第二路和第三路是拨码开关产生的数据,另外插入一路巴克码。这四路码组成一帧,由FPGA对其时分复用。A/D输入端的模拟信号的电压值通过FPGA处理,显示在数码管上。在收端,FPGA首先提取位同步,然后识别帧同步,一旦识别出帧同步,FPGA分别解复用三路数据。本文详细阐述了此系统的设计方法,制作过程以及制作过程中的问题。设计者的工作包括:系统各部分电路元件的确定、确定系统框图、画出系统原理图、根据原理图设计FPGA的RTL代码、综合、仿真RTL代码、设计PCB板和在线调试FPGA功能。

关键字:数字锁相环;帧同步;时分复用;Verilog HDL语言;串行A/D变换;

 

 

Abstract
The system is designed for data multiplexed and de-multiplexed. It is based on TDM. The system includes the transmitter and the receiver. They are implemented mainly by FPGA. There are three inputs in the transmission system: data from A/D converter, DIP1 and DIP2. The three channels are out serially and time-divisional under the FPGA’s control. The FPGA in the transmitter is divided into four modules which are frequency divider, Barker generator, data multiplexer and voltage display. Voltage display is used for processing the data converted by ADC and sending it to the LED. The serial data are serial shifted into the FPGA in the receiver. Bit-synchronize and frame-synchronize are both picked up, and then de-multiplex.  The FPGA in the receiver is divided into three modules which are digital PLL, data de-multiplexer and voltage display. The transmitter will multiplex four ways of 8-bit parallel data. The first way is ADC data, the second and the third way is generated by dip-key. The other is Barker code used for frame synchronizing. The receiver will maintain the bit synchronizing, recognize one frame and de-multiplex three ways data. The essay will discuss the design progress, the programming idea and some problems. Works have to be done by the designer are: Specify all system components, Make system specification, Draw system schematics, Write RTL code according the schematics, Synthesis and simulate the RTL code, Design the PCBs, Validate the functions of the FPGA on-line.

Keywords: DPLL; Frame-synchronize; TDM; Verilog HDL; Serial A/D convert;

 

 

目录
引言 .................................................................................5
1  数字复接系统简介.................................................................. 5
2  数字复接方法及方式 ................................................................6
2.1 数字复接的方法 .................................................................. 6
2.2 数字复接的方式 .................................................................. 6
3  系统原理和各模块设计 ..............................................................6
3.1 系统原理及框图 .................................................................. 6
3.2 发端系统设计 .................................................................... 7
3.3 收端系统设计..................................................................... 9
3.4 FPGA的设计流程 .................................................................. 11
3.4.1 设计输入 .................................................................. ....11
3.4.2 设计综合 .................................................................. ....12
3.4.3 仿真验证..................................................................  ....12
3.4.4 设计实现 .................................................................. ....12
3.4.5 时序分析 .................................................................. ....12
3.5 发端FPGA设计 .................................................................... 13
3.5.1 分频模块..................................................................  ....14
3.5.2 复接模块 .................................................................. ....15
3.5.3 显示模块 .................................................................. ....16
3.5.4 编译与仿真 .................................................................... 18
3.6 收端FPGA设计 .................................................................... 19
3.6.1 数字锁相模块 .................................................................. 20
3.6.2 解复用模块 .................................................................. ..21
3.6.3 显示模块 ...................................................................... 22
3.6.4 编译与仿真 .................................................................. ..22
3.7 数字锁相环原理及设计 .............................................................23
3.8 串行A/D工作原理 ..................................................................25
3.9 并行D/A的工作原理 ................................................................26
3.10 Altera Flex10K10介绍.............................................................27
4  系统调试 ......................................................................... 32
5  QuartusII软件及Verilog语言简介.....................................................32
5.1 QuartusII软件简介.................................................................32
5.2 Verilog语言简介 ..................................................................34
6  结论 .................................................................. ...........35
谢辞 .................................................................. ..............36
参考文献.................................................................. .......... 37
附  录 .................................................................. ............38

下载地址 WORD格式全文下载链接(充值:128元)


基于FPGA的数字通信系统......
论文人工降重
本论文《基于FPGA的数字通信系统》在电子机电毕业论文栏目,由电气工程论文网整理,转载请注明来源 www.dqlunwen.top 更多论文,请点电气工程论文查看
上一篇:基于单片机的带智能自动化的红外.. 下一篇:基于FPGA和锁相环4046实现波形发..

点击查看关于 基于 FPGA 数字通信系统 的相关论文题目 2009-06-09 18:18:04【返回顶部】
联系方式

相关栏目

光机电应用技术
机电一体化
应用电子技术
电子信息工程技术
自动化免费论文
自动化专业毕业论文
电子专业免费论文
电子机电毕业论文
电气工程免费论文
测控技术与仪器
电气工程原创论文
电子通信论文
电气自动化开题
电子机电开题报告
电子通信免费论文
PLC相关外文翻译
电子机电信息外文翻译
电子通信外文翻译
联系方式
电子信息工程论文下载
电气工程论文下载


联系方式


电气工程论文网提供电气工程论文范文,电气工程毕业论文,网站永久域名www.dqlunwen.top 

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2022 电气工程论文网 版权所有