电气工程论文网


  • 首页|
  • 自动化毕业论文|
  • 电子机电毕业论文|
  • 电子通信论文|
  • 电气工程论文|
  • 电子信息工程|
  • 电气工程原创论文|
  • 电气工程免费论文|
原创毕业论文 → 电气工程专业原创毕业论文   现成毕业论文范文 → 电气工程专业毕业论文范文

论文降重

当前位置:电气工程论文网 -> 电子机电毕业论文 -> 基于CPLD的低频信号发生器设计毕业论文

基于CPLD的低频信号发生器设计毕业论文

本文ID:LW608 字数:15868.页数:61
基于CPLD的低频信号发生器设计毕业论文

论文编号:JD001    字数:15868.页数:61

目录

第一章 绪论 3
第一节 引言 3
第二节 总体方案 4
第二章 直接数字频率合成(DDS) 6
第一节 DDS的原理 6
一、DDS的工作过程 6
二、DDS的工作原理 7
第二节 DDS的特性 9
第三章  DDS在CPLD上的实现方案 11
第一节 设计方案 11
一、总体思路 11
二、总体设计的说明 12
第二节 各功能模块的设计 14
一、相位累加器的实现 14
二、波形查询表rom 的实现 15
三、选择器的设计 15
四、锁存器的设计 16
五、分频器的设计 17
六、EXTEND的设计 18
第三节 DDS在CPLD上的总仿真图 19
第四章 单片机的控制系统 21
第一节 单片机的功能说明 21
第二节 单片机的硬件设计 22
一﹑硬件连接及说明 22
第三节 软件设计 26
一、软件流程图及说明 26
第五章 总结 31
一、设计总结 31
二、个人总结 31
参考文献 32
附录 33
附录一 程序清单 33
一、Extend程序 33
二、freq-divider程序 33
三、单片机控制系统的程序 35
附录二 英文翻译 49
直接数字频率合成器的概述 56
介绍DDS 56
概述 57
工作理论 57
相位累加器 58
正弦 ROM 61
相位寄存器 62
结论 62


第一章 绪论

第一节 引言

当今社会是数字化的社会,是数字集成电路广泛应用的社会。随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担,设计师们更希望自己在实验室就能够设计出合适的专用集成电路芯片,并且短期内就能够投入到实际应用中去,因而出现了高密度可编程逻辑器件(HDPLD),它包括现场可编程逻辑器件(FPGA)和复杂可编成逻辑器件(CPLD)。
高密度可编程逻辑器件可实现较大规模的电路,编程灵活.其主要优点可归纳如下:
1) 编程方式简便先进。2) 速度高。3) 高可靠性。4) 功能强大。5) HDPLD芯片在出厂之前都通过百分之百的测试,不需要设计人员承担投片风险和费用。6) 开发周期短

下载地址 WORD格式全文下载链接(充值:98元)


基于CPLD的低频信号发生器设计毕业论文......
论文人工降重
本论文《基于CPLD的低频信号发生器设计毕业论文》在电子机电毕业论文栏目,由电气工程论文网整理,转载请注明来源 www.dqlunwen.top 更多论文,请点电气工程论文查看
上一篇:PC机与单片机串行通信毕业论文 下一篇:没有了

点击查看关于 基于 CPLD 低频 信号发生器 设计毕业论文 的相关论文题目 2009-06-07 12:57:30【返回顶部】
联系方式

相关栏目

光机电应用技术
机电一体化
应用电子技术
电子信息工程技术
自动化免费论文
自动化专业毕业论文
电子专业免费论文
电子机电毕业论文
电气工程免费论文
测控技术与仪器
电气工程原创论文
电子通信论文
电气自动化开题
电子机电开题报告
电子通信免费论文
PLC相关外文翻译
电子机电信息外文翻译
电子通信外文翻译
联系方式
电子信息工程论文下载
电气工程论文下载


联系方式


电气工程论文网提供电气工程论文范文,电气工程毕业论文,网站永久域名www.dqlunwen.top 

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 17304545@qq.com

Copyright@ 2009-2022 电气工程论文网 版权所有